Cadence在TSMC北美技术研讨会期间展示面向TSMC3nm工艺的1

来源:TechWeb时间:2023-05-21 09:46   阅读量:16542   

,Cadence在 2023年 TSMC北美技术研讨会期间发布了面向台积电 3nm工艺(N3E)的 112G超长距离(112G-ELR)SerDes IP展示,这是 Cadence 112G-ELR SerDes IP系列产品的新成员。在后摩尔时代的趋势下,FinFET晶体管的体积在 TSMC 3nm工艺下进一步缩小,进一步采用系统级封装设计(SiP)。通过结合工艺技术的优势与 Cadence业界领先的数字信号处理(DSP)SerDes架构,全新的 112G-ELR SerDes IP可以支持 45dB插入损耗,拥有卓越的功耗、性能、面积(PPA)指标,是超大规模 ASICs,人工智能/机器学习(AI/ML)加速器,交换矩阵片上系统(SoCs)和 5G基础设施应用的理想选择。

Cadence 112G-ELR SerDes在 TSMC 3nm工艺环境下的眼图

TSMC 3nm工艺环境下的 Cadence 112G-ELR SerDes测试板

112G-ELR SerDes IP 同时支持中距离和超短距离(VSR)应用,实现不同信道更灵活的功耗节省。NRZ和 PAM4信号下的数据传输速率从 1G到 112G,实现背板,直连线缆(DAC),芯片间以及芯片到模块的可靠高速数据传输。

SerDes IP采用领先的基于 DSP的架构,通过最大可能性序列检测和反射抵消技术实现损耗及反射信道的系统稳定。MLSD技术可以优化 BER,提供更强大的突发性错误处理能力。通过专有的实现技术,Cadence能确保 MLSD的功耗开销最小。反射消除技术消除了具有实际走线和连接器的产品环境中的杂散、远距离反射,从而提供稳健的 BER结果。

郑重声明:此文内容为本网站转载企业宣传资讯,目的在于传播更多信息,与本站立场无关。仅供读者参考,并请自行核实相关内容。

标签:

责任编辑:兰心雪
上一篇: 视频|欧洲科学院院士、深圳海洋大学筹建负责人林间:大湾区要建设国际海洋五
下一篇:返回列表
信用中国
  • 信用信息
  • 行政许可和行政处罚
  • 网站文章